現(xiàn)如今PCB板設(shè)計(jì)方案技巧中有許多 處理EMI難題的計(jì)劃方案,比如:EMI抑止鍍層、適合的EMI抑止零件和EMI模擬仿真設(shè)計(jì)方案等。如今簡(jiǎn)易解讀一下這種技巧。emi電磁干擾。
技巧一:共模EMI干擾源(如在開(kāi)關(guān)電源醫(yī)用匯流排產(chǎn)生的暫態(tài)工作電壓在去耦途徑的電感器兩邊產(chǎn)生的電流)
在電源層用低標(biāo)值的電感器,電感器所生成的暫態(tài)數(shù)據(jù)信號(hào)便會(huì)減少,共模EMI進(jìn)而減少。
減少電源層到IC開(kāi)關(guān)電源腳位聯(lián)線的長(zhǎng)短。
應(yīng)用3-6mil的PCB層間隔和FR4電極化原材料。
技巧二:磁屏蔽材料
盡可能把數(shù)據(jù)信號(hào)布線放到同一PCB層,并且要貼近電源層或接地質(zhì)構(gòu)造。
電源層要盡可能挨近接地質(zhì)構(gòu)造
技巧三:零件的合理布局(合理布局的不一樣都是危害到電路的干擾和抗干擾工作能力)
依據(jù)電路中不一樣的作用開(kāi)展分層解決(比如調(diào)制解調(diào)電路、高頻率變大電路及混頻電路等),在這個(gè)全過(guò)程中把強(qiáng)和弱的電子信號(hào)分離,數(shù)據(jù)和脈沖信號(hào)電路須分離
各一部分電路的濾波器互聯(lián)網(wǎng)務(wù)必就近原則聯(lián)接,那樣不但能夠減少輻,那樣能夠提升電路的抗干擾工作能力和減少被干擾的機(jī)遇。
易受干擾的零件在合理布局時(shí)要盡可能繞開(kāi)干擾源,比如數(shù)據(jù)處理方法板上CPU的干擾等。emi電磁干擾。
技巧四:走線的考慮到(不科學(xué)的走線會(huì)導(dǎo)致電源線中間的交叉式干擾)
不可以有布線接近PCB板的外框,以防于制做時(shí)導(dǎo)致斷開(kāi)。
電源插頭要寬,環(huán)路電阻器便會(huì)因此減少。
電源線盡量短,而且減少過(guò)孔數(shù)量。
轉(zhuǎn)角的走線不能用斜角方式 ,應(yīng)以135°角為宜。
數(shù)據(jù)電路與仿真模擬電路應(yīng)以地線防護(hù),數(shù)據(jù)地線與仿真模擬地線須分離出來(lái),然后插線地。
減少電磁感應(yīng)干擾是PCB板設(shè)計(jì)方案關(guān)鍵的一環(huán),要是在設(shè)計(jì)方案時(shí)多往這一邊想,當(dāng)然在商品測(cè)試如EMC測(cè)試中便會(huì)更加容易達(dá)標(biāo)。emi電磁干擾。
|
上一條:電磁干擾emi-EMI電磁干擾的傳播過(guò)程
下一條:磁環(huán)成品價(jià)格-磁環(huán)模具有什么作用 |
返回列表 |
蘇公網(wǎng)安備 32130202081052號(hào)
網(wǎng)站地圖
xml地圖